Télécom ParisTech

Jean-Luc Danger

Directeur d'études

Jean-Luc Danger

Formation

  • Ingénieur de l’École Supérieure d’Électricité.

Thématiques de recherche

  • Recherche en optimisation des architectures des systèmes numériques embarqués avec les contraintes de coût, vitesse, flexibilité et sécurité.
  • Étude des architectures reconfigurables (FPGAs) respectant ces contraintes, structures électroniques résistantes aux attaques sur les circuits, générations d’aléas.

Expérience industrielle et recherche contractuelle

  • 10 ans en tant que chef de projet dans différentes sociétés industrielles (PHILIPS, SMT GOUPIL, NOKIA).
  • Au sein de Télécom ParisTech, projets de Recherche avec des partenaires industriels : Orange, Oberthur, MORPHO, Thales Com, Bull, Snell& Wilcox, Netheos, Secure-IC, Nagra Vision, EADS Cassidian dans le cadre de projets nationaux (ANR, FUI), bipartite ou européen.

Animation scientifique et responsabilités collectives

  • Expert AERES, membre du comité de programme des workshops COSADE et CRYPTARCHI.
  • Cofondeur et conseiller scientifique de la société Secure-IC.

Principaux Résultats scientifiques

  • Structures robustes de protection de circuits électroniques contre les attaques sur les canaux auxiliaires (8 brevets).
  • Best Paper Award à la conférence WISTP’11.
  • Co-auteur du livre « Security Trends in FPGAs » (Springer 2011).

Education

  • Engineering degree in Electrical Engineering from Ecole Supérieure d’Electricité.

Major Research Interest or Current Research Topics

  • Research about optimization of digital embedded system with constraints of cost, speed, flexibility and security.
  • Study of reconfigurable architectures (FPGAs) to meet these constraints, robust structures to thwart the attacks against the circuits, randomness generation.

Industrial Experience

  • 10 years as senior designer in industrial companies (PHILIPS, SMT GOUPIL, NOKIA).
  • Research projects with industrial companies : Orange, Oberthur, MORPHO, Thales Com, Bull, Snell& Wilcox, Netheos, Secure-IC, Nagra Vision, EADS Cassidian in the frame of national (ANR, FUI), joint or european project frames.

Visibility, Membership, Committee

  • AERES expert , member of the program committee of workshops COSADE and CRYPTARCHI.
  • Co-foundur and scientific advisor of the company Secure-IC.

Main Scientific Results

  • Robust structures to protect electronic circuits against side-channel attacks (8 patents).
  • Best Paper Award at WISTP’11 conference.
  • Co-author of the book « Security Trends in FPGAs » (Springer 2011).